ESP32-C3/C6/H2 等基于 RISC-V 架构的芯片,其开发生态(工具链、调试支持、库兼容性)与传统的 Xtensa 架构芯片(如 ESP32)相比有何主要差异和需要注意的地方?
ESP32-C3/C6/H2 等基于 RISC-V 架构的芯片,其开发生态(工具链、调试支持、库兼容性)与传统的 Xtensa 架构芯片(如 ESP32)相比有何主要差异和需要注意的地方?
ESP32-C3/C6/H2 等基于 RISC-V 架构的芯片,其开发生态(工具链、调试支持、库兼容性)与传统的 Xtensa 架构芯片(如 ESP32)相比有何主要差异和需要注意的地方?